數位系統設計
葉榮木
- 出版商: 全華圖書
- 出版日期: 2001-12-30
- 定價: $390
- 售價: 9.0 折 $351
- 語言: 繁體中文
- ISBN: 9572134086
- ISBN-13: 9789572134085
無法訂購
買這商品的人也買了...
-
$380$323 -
$550$435 -
$720$569 -
$490$382 -
$650$514 -
$420$328 -
$620$558 -
$450$351 -
$420$378 -
$420$378 -
$490$387 -
$980$774 -
$550$435 -
$560$504 -
$550$468 -
$760$600 -
$460$391 -
$620$527 -
$550$435 -
$880$792 -
$990$842 -
$580$493 -
$280$221 -
$520$442 -
$520$411
相關主題
商品描述
■ 內容簡介 本書要介紹如何設計數位系統、內容由簡單的數字系統、布林代數及卡諾圖介紹起,接著介紹如何設計組合式邏輯電路及循序邏輯電路,第8至12章強調大型數位IC的設計,並介紹如何使用xilinx設計微處理器及組譯程式模擬。適合四技、二技、大學部電子系學生使用。 ■ 目錄 目 錄 第1章 概 說 1-1 1-1 設計流程 1-2 1-2 雷達控制 1-4 第2章 數字系統 2-1 2-1 二進位數字系統 2-2 2-2 數字系統的轉換 2-4 2-3 負數的表示法 2-15 2-3-1 補數加法 2-17 2-3-2 1之補數加法 2-18 2-4 文數字碼 2-20 習題二 2-23 第3章 布林代數 3-1 3-1 布林代數之公理 3-2 3-2 布林代數之定理 3-4 3-3 布林函數式 3-6 3-4 對偶性 3-8 3-5 函式標準式 3-9 3-6 各種邏輯運算 3-13 3-7 各種邏輯閘 3-14 3-8 布林代數式之簡化 3-18 習題三 3-18 第4章 卡諾圖 4-1 4-1 問題敘述轉換成布林函式 4-2 4-2 卡諾圖 4-3 4-3 利用卡諾圖化簡布林函式 4-7 4-4 必備質含項(prime Implicant) 4-9 4-5 未完全定義之布林函式 4-10 4-6 邏輯閘選用技術 4-13 習題四 4-18 第5章 組合邏輯設計 5-1 5-1 無危險電路設計 5-2 5-2 組合邏輯元件 5-5 5-3 漣波加法器 5-6 5-4 前瞻進位加法器 5-9 5-5 乘法器 5-10 5-6 編碼器與解碼器 5-11 5-6-1 編碼器 5-11 5-6-2 優先權編碼器 5-13 5-6-3 解碼器 5-16 5-7 多工器 5-19 5-8 布林函式分解 5-26 5-9 傳輸線 5-29 習題五 5-31 第6章 正反器 6-1 6-1 循序邏輯 6-2 6-2 RS正反器 6-3 6-3 D型正反器 6-8 6-4 時脈式T型正反器 6-9 6-5 JK正反器 6-11 6-6 主從式正反器 6-13 6-7 非同步輸入端 6-14 6-8 各式正反器的激勵表 6-15 習題六 6-16 第7章 循序電路分析與合成 7-1 7-1 循序電路分析 7-1 7-2 循序電路模式 7-6 7-3 循序電路設計 7-8 7-4 非同步循序邏輯 7-24 7-4-1 非同步電路分析 7-26 7-4-2 穩定條件 7-29 7-5 脈波(pluse)循序控制電路(事件驅動) 7-30 7-6 另一種非時脈循序電路控制(事件驅動) 7-34 7-7 飲料自動販賣機控制 7-42 7-8 狀態表化簡 7-47 習題七 7-50 第8章 儲存元件 8-1 8-1 暫存器 8-2 8-2 移位暫存器 8-4 8-3 計數器 8-6 8-4 BCD碼計數器 8-13 8-5 非同步計數器 8-16 8-6 記憶體 8-21 習題八 8-27 第9章 唯讀記憶和可規劃邏輯元件 9-1 9-1唯讀記憶體結構 9-2 9-2 可規劃邏輯元件 9-6 9-3 可規劃邏輯陣列(PLA) 9-7 9-4 PLA設計法則 9-11 9-6 可規劃陣列邏輯元件(PAL) 9-13 9-6 PAL設計法則 9-16 習題九 9-20 第10章 ASM流程圖設計循序電路 10-1 10-1 ASM流程圖 10-2 10-2 多工器循序邏輯設計 10-4 10-3 PROM順序電路設計 10-9 10-4 PLA設計法則 10-12 10-5 PAL設計法則 10-15 10-6 乘法器設計 10-18 習題十 10-25 第11章 微處理機設計 11-1 11-1 指令集合 11-2 11-2 定址模式 11-4 11-3 組合語言 11-11 11-4 狀態碼 11-14 11-5 設計程序 11-15 11-6 ALU設計 11-19 11.7 控制單元設計 11-27 11-8 處理器模擬實例 11-30 11-8-1 串列設計的概念 11-33 11-8-2 算術邏輯單元 11-35 11-8-3 記憶體單元及程式計數器 11-45 11-8-4 控制單元 11-49 11-8.5 完成階段測試 11-52 11-9 組譯程式 11-57 11-9-1 翻譯、載入及執行時的運算 11-59 11-9-2 兩次處理之組譯程式 11-60 11-9-3 組譯程式模擬 11-66 習題十一 11-83 第12章 系統設計 12-1 12.1密碼鎖設計及實作 12-1 12.1.1 實作規格界定 12-1 12.1.2 演繹狀態圖(ASM圖)設計 12-2 12.1.3 系統規劃 12-4 12.1.4 系統設計 12-6 12.1.5 系統實現 12-27 12.1.6 系統測試 12-41 12.1.7 結論與建議 12-42 12.2 人行道倒數紅綠燈顯示 12-42 12.2.1 實作規格界定 12-42 12.2.3 系統規劃 12-44 12.2.4 系統設計 12-45 12.2.5 系統實現 12-53 12.2.6 系統測試 12-60 12.2.7 結 論 12-60 附錄一 附-1 組譯程式物件屬性表 附-1 組譯程式 附-3 2-2 第2章 ANSI入門簡介 2 xi v |